亚洲一区亚洲二区亚洲三区,国产成人高清在线,久久久精品成人免费看,999久久久免费精品国产牛牛,青草视频在线观看完整版,狠狠夜色午夜久久综合热91,日韩精品视频在线免费观看

低功耗模擬前端電路設(shè)計(jì)

時(shí)間:2023-05-01 11:35:08 電子通信論文 我要投稿
  • 相關(guān)推薦

低功耗模擬前端電路設(shè)計(jì)

超低功耗、高集成的模擬前端芯片MAX5865是針對(duì)便攜式通信設(shè)備?例如手機(jī)、PDA、WLAN以及3G無(wú)線終端?而設(shè)計(jì)的,芯片內(nèi)部集成了雙路8位接收ADC和雙路10位發(fā)送DAC,可在40Msps轉(zhuǎn)換速率下提供超低功耗與更高的動(dòng)態(tài)性能。芯片中的ADC模擬輸入放大器為全差分結(jié)構(gòu),可以接受1VP-P滿量程信號(hào);而DAC模擬輸出則是全差分信號(hào),在1.4V共模電壓下的滿量程輸出范圍為400mV。利用兼容于SPITM和MICROWIRETM的3線串行接口可對(duì)工作模式進(jìn)行控制,并可進(jìn)行電源管理,同時(shí)可以選擇關(guān)斷、空閑、待機(jī)、發(fā)送、接收及收發(fā)模式。通過(guò)3線串口將器件配置為發(fā)送、接收或收發(fā)模式,可使MAX5865工作在FDD或TDD系統(tǒng)。在TDD模式下,接收與發(fā)送DAC可以共用數(shù)字總線,并可將數(shù)字I/O的數(shù)目減少到一組10位并行多路復(fù)用總線;而在FDD模式下,MAX5865的數(shù)字I/O可以被配置為18位并行多路復(fù)用總線,以滿足雙8位ADC與雙10位DAC的需要。

1 MAX5865的工作原理

圖1所示為MAX5865內(nèi)部結(jié)構(gòu)原理框圖,其中,ADC采用七級(jí)、全差分、流水線結(jié)構(gòu),可以在低功耗下進(jìn)行高速轉(zhuǎn)換。每半個(gè)時(shí)鐘周期對(duì)輸入信號(hào)進(jìn)行一次采樣。包括輸出鎖存延時(shí)在內(nèi),通道I的總延遲時(shí)間為5個(gè)時(shí)鐘周期,而通道Q則為5.5個(gè)時(shí)鐘周期,圖2給出了ADC時(shí)鐘、模擬輸入以及相應(yīng)輸出數(shù)據(jù)之間的時(shí)序關(guān)系。ADC的滿量程模擬輸入范圍為VREF,共模輸入范圍為VDD/2±0.2V。VREF為VREFP與VREFN之差。由于MAX5865中的ADC前端帶有寬帶T/H放大器,因此,ADC能夠跟蹤并采樣/保持高頻模擬輸入?>奈魁斯特頻率?。使用時(shí)可以通過(guò)差分方式或單端方式驅(qū)動(dòng)兩路ADC輸入?IA+? QA+? IA-與QA-?。為了獲得最佳性能,應(yīng)該使IA+與IA-以及QA+與QA-間的阻抗相匹配,并將共模電壓設(shè)定為電源電壓的一半?VDD/2?。ADC數(shù)字邏輯輸出DA0~DA7的邏輯電平由OVDD決定,OVDD的取值范圍為1.8V至VDD,輸出編碼為偏移二進(jìn)制碼。數(shù)字輸出DA0~DA7的容性負(fù)載必須盡可能低?<15pF?,以避免大的數(shù)字電流反饋到MAX5865的模擬部分而降低系統(tǒng)的動(dòng)態(tài)性能。通過(guò)數(shù)字輸出端的緩沖器可將其與大的容性負(fù)載相隔離。而在數(shù)字輸出端靠近MAX5865的地方串聯(lián)一個(gè)100Ω電阻,則有助于改善ADC性能。

MAX5865的10位DAC可以工作在高達(dá)40MHz的時(shí)鐘速率下,兩路DAC的數(shù)字輸入DD0~DD9將復(fù)用10位總線。電壓基準(zhǔn)決定了數(shù)據(jù)轉(zhuǎn)換器的滿量程輸出。DAC采用電流陣列技術(shù),用1mA?1.024V基準(zhǔn)下?滿量程輸出電流驅(qū)動(dòng)400Ω內(nèi)部電阻可得到±400mV的滿量程差分輸出電壓。而采用差分輸出設(shè)計(jì)時(shí),將模擬輸出偏置在1.4V共模電壓,則可驅(qū)動(dòng)輸入阻抗大于70kΩ的差分輸入級(jí),從而簡(jiǎn)化RF正交上變頻器與模擬前端電路的接口。RF上變頻器需要1.3V至1.5V的共模偏壓,內(nèi)部直流共模偏壓在保持每個(gè)發(fā)送DAC整個(gè)動(dòng)態(tài)范圍的同時(shí)可以省去分立的電平偏移設(shè)置電阻,而且不需要編碼發(fā)生器產(chǎn)生電平偏移。圖2(b)給出了時(shí)鐘、輸入數(shù)據(jù)與模擬輸出之間的時(shí)序關(guān)系。一般情況下,I通道數(shù)據(jù)?ID?在時(shí)鐘信號(hào)的下降沿鎖存,Q通道數(shù)據(jù)?QD?則在時(shí)鐘信號(hào)的上升沿鎖存。I與Q通道的輸出同時(shí)在時(shí)鐘信號(hào)的下一個(gè)上升沿被刷新。

3線串口可用來(lái)控制MAX5865的工作模式。上電時(shí),首先必須通過(guò)編程使MAX5865工作在所希望的模式下。利用3線串口對(duì)器件編程可以使器件工作在關(guān)斷、空閑、待機(jī)、Rx、Tx或Xcvr模式下,同時(shí)可由一個(gè)8位數(shù)據(jù)寄存器來(lái)設(shè)置工作模式,并可在所有六種模式下使串口均保持有效。在關(guān)斷模式下,MAX5865的模擬電路均被關(guān)斷,

[1] [2] [3] 

【低功耗模擬前端電路設(shè)計(jì)】相關(guān)文章:

慣性基準(zhǔn)系統(tǒng)故障模擬機(jī)的電路設(shè)計(jì)04-28

生物醫(yī)學(xué)信號(hào)采集的多通道模擬前端集成電路05-03

前端學(xué)習(xí)計(jì)劃11-18

什么是前端總線頻率04-26

什么是前端總線頻率04-26

什么是前端總線頻率04-26

CPU·什么是前端總線04-26

前端學(xué)習(xí)計(jì)劃通用11-28

初中物理《簡(jiǎn)單電路設(shè)計(jì)》的教案01-25

基于Multisim及Protel軟件的電路設(shè)計(jì)04-30